画像はイメージの場合もございます。
商品詳細は仕様をご覧ください。
SI5335A-B08812-GM

SI5335A-B08812-GM

Basic Information Overview

  • Category: Integrated Circuit (IC)
  • Use: Clock Generator and Jitter Attenuator
  • Characteristics: High-performance, low-jitter clock synthesis and distribution
  • Package: 88-pin QFN (Quad Flat No-Lead) package
  • Essence: Provides precise clock signals for various electronic devices
  • Packaging/Quantity: Tape and Reel, 250 units per reel

Specifications and Parameters

  • Frequency Range: 1 MHz to 350 MHz
  • Output Format: LVPECL, LVDS, HCSL, or CMOS
  • Supply Voltage: 2.375V to 3.63V
  • Operating Temperature Range: -40°C to +85°C
  • Phase Noise: < -150 dBc/Hz at 156.25 MHz output frequency

Detailed Pin Configuration

The SI5335A-B08812-GM features a total of 88 pins. The pin configuration is as follows:

  1. VDDO_0
  2. VDDO_1
  3. VDDO_2
  4. VDDO_3
  5. VDDO_4
  6. VDDO_5
  7. VDDO_6
  8. VDDO_7
  9. VDDO_8
  10. VDDO_9
  11. VDDO_10
  12. VDDO_11
  13. VDDO_12
  14. VDDO_13
  15. VDDO_14
  16. VDDO_15
  17. VDDO_16
  18. VDDO_17
  19. VDDO_18
  20. VDDO_19
  21. VDDO_20
  22. VDDO_21
  23. VDDO_22
  24. VDDO_23
  25. VDDO_24
  26. VDDO_25
  27. VDDO_26
  28. VDDO_27
  29. VDDO_28
  30. VDDO_29
  31. VDDO_30
  32. VDDO_31
  33. VDDO_32
  34. VDDO_33
  35. VDDO_34
  36. VDDO_35
  37. VDDO_36
  38. VDDO_37
  39. VDDO_38
  40. VDDO_39
  41. VDDO_40
  42. VDDO_41
  43. VDDO_42
  44. VDDO_43
  45. VDDO_44
  46. VDDO_45
  47. VDDO_46
  48. VDDO_47
  49. VDDO_48
  50. VDDO_49
  51. VDDO_50
  52. VDDO_51
  53. VDDO_52
  54. VDDO_53
  55. VDDO_54
  56. VDDO_55
  57. VDDO_56
  58. VDDO_57
  59. VDDO_58
  60. VDDO_59
  61. VDDO_60
  62. VDDO_61
  63. VDDO_62
  64. VDDO_63
  65. VDDO_64
  66. VDDO_65
  67. VDDO_66
  68. VDDO_67
  69. VDDO_68
  70. VDDO_69
  71. VDDO_70
  72. VDDO_71
  73. VDDO_72
  74. VDDO_73
  75. VDDO_74
  76. VDDO_75
  77. VDDO_76
  78. VDDO_77
  79. VDDO_78
  80. VDDO_79
  81. VDDO_80
  82. VDDO_81
  83. VDDO_82
  84. VDDO_83
  85. VDDO_84
  86. VDDO_85
  87. VDDO_86
  88. VDDO_87

Functional Characteristics

  • Clock synthesis and distribution with low jitter and high accuracy
  • Configurable output formats (LVPECL, LVDS, HCSL, or CMOS)
  • Integrated programmable dividers and delays for precise clock generation
  • Supports multiple input references for flexible clock synchronization
  • Built-in frequency margining and spread spectrum modulation capabilities

Advantages and Disadvantages

Advantages: - High-performance